M64282FP写った

110226
110227
前回の低すぎたクロックを100kHzまで上げ、露出時間を調整すると動きだした。
128*128のデータではメモリが足りないため、16*16でサンプリングしてみる。
各素子のレベルがほとんどHorLレベルになっている原因は、ゲイン設定か露出時間?

M64282FPの動作について
・明るいとVoutは高い出力になる、暗いと低い出力になる
・Vrefはデータ転送中のVoutにも影響
・Xレジスタは0x01に固定

クロックを上げるために、その生成方法を変更する
リセットからスタート信号までは手動でクロックを作成し、
露出時間とデータ転送時間はITUのPWM機能を利用する
クロックとVoutの同期を取るために、ITUの割り込み内でADCのデータを取り出す
この方法で500kHz(MAX30fps)まで辿り着けるのだろうか?

現在のポート
PB7 START
PB6 SIN
PB5 LOAD
PB4 RESET
PA4 XCLK
P71 READ
P70 VOUT